公司介紹
上海韬潤半導體有限公司,成立于 2015 年,是一家專業的基于高性能模數/數模轉換器、高速接口等核心模拟 IP 提供應用于 5G 通信/光纖通信/ 高性能儀器儀表/汽車電子等方向的完整高性能數模混合 ASIC 解決方案的高科技企業。
公司總部位于上海AI未來街區,研發中心分别設 立于北京、南京、武漢,以及計劃當中的無錫。公司大部分成員均來自于國内外一線芯片設計公司的核心團隊,主要包含 Broadcom、海思、
Marvell 等等。目前在冊員工均畢業于清華大學、北京大學、複旦大學、上海交通大學、beat365正版唯一等一流高校,并在行業領先企業有多年工作經驗。
DC/DAC 是連接模拟和數字世界之間的析梁,Serdes 解決大帶寬高速數據傳輸的瓶頸,高性能的 ADC/DAC/Serdes 市場更是被長時間被國外壟斷。韬潤經過多年紮實的技術耕耘, 頂尖的模拟團隊完成了對業内最高性能模拟 IP 設計的挑戰,強大的數字設計和物理實現能力使得公司不斷的在先進工藝上實現大規模高性能 SoC 的成功流片。
目前公司已有兩款核心芯片已順利量産,實測指标在國内企業中處首位,并且已經與 5G 領先企業等知名客戶建立了不同程度的合作。未來公司将持續以高端模拟+數字全覆蓋的中央工程能力完成高性能模拟 IP的不斷突破以及在整體 SoC應用上創造更多想象,緻力于為客戶提供優質的産品和一流的服務并不斷就客戶需求向更好更快發起挑戰,開拓更多領域的高性能芯片。
韬潤的領導團體緻力于創建開拓進取、積極創新、民主包容、充滿活力、互信互助的企業氛圍。我們欣賞每位員工的個人特色、尊重每位員工的真實聲音,也提供每位員工施展的平台和成長的資源。
在韬潤,合規+以人為本+自主+彈性,體現在日常工作的方方面面。在韬潤,我們沒有:
大小周或 996等特殊工時規定
試用期折扣工資設定
沒有諸如按最低工資繳納社保這類操作
在韬潤,你會看到:
具有競争力的薪資待遇
靈活、可觀、分明的激勵機制
全面且不斷升級改進的福利計劃
全周期開發的參與機會
領先的技術
成長的機會與機遇
平等與提攜
…
招聘崗位:
模拟電路
SerDes電路
射頻
時鐘
集成電路數字設計
集成電路後端設計
芯片驗證
FAE
銷售
如果你的研究方向的與我們匹配,快來加入我們,一起成就中國半導體!
聯絡方式:
添加人力資源負責人微信
也歡迎關注我們的主頁 www.taurentech.net,發現公司最新的發展動态:
崗位JD
模拟電路設計工程師 | 工作内容: 1.按照模塊規格和芯片總體方案的要求,承擔模拟電路的設計,仿真,驗證; 2.指導版圖工程師實現模拟版圖設計,确保開發工作按時按質完成; 3.撰寫設計文檔,仿真報告等等; 任職要求: 1.掌握模拟IC設計流程、方法及其工具,熟練使用Matlab、Cadence、Spectre、Calibre等工具; 2.熟悉模拟集成電路工藝,有CMOS 65nm/28nm工藝經驗優先,有成功量産經驗優先; 3.具備紮實的電路理論基礎,精通模拟集成電路原理及設計技巧; 4.熟悉基本模拟單元Bandgap、Opamp、OSC、Comparator、RC振蕩器等設計,精通PLL/ADC/DAC/LDO中一種或多種模塊設計; 5.熟悉版圖設計。 |
SerDes電路設計工師 | 工作内容: 1. 參與SerDes頂層架構的設計建模,各模塊Spec定義等。
職位要求 1. 對SerDes架構有一定的理解,有過3年以上相關設計經驗,參與過常用模塊的設計。 2. 開發過常用SerDes協議,比如Ethernet/PCIE/JESD 204B/204C等。 3. 熟悉先進工藝,有過多次流片經驗,在Finfet工藝上流片者優先。 4. 熟悉常用的測試儀器,高速示波器、頻譜分析儀等。 |
模拟電路時鐘模塊與芯片設計 | 工作内容: 1.根據項目要求規劃芯片時鐘産生及分布方案; 2.模拟時鐘IP核設計; 3.設計高性能PLL,DLL,熟悉PLL、DLL設計原理; 4.設計GPLL,熟悉音視頻時鐘恢複原理; 5.設計ANACDR,熟悉CDR及PAM4工作原理; 6.設計高速高性能時鐘 相位混頻器; 7.設計高速LC OSC; 8.根據項目要求分配設計指标,選取設計架構并設計相關模塊; 9.撰寫設計文檔,協助完成芯片測試。 任職要求: 1.碩士及以上學曆,微電子相關專業; 2.熟悉數字電路時序分析,具有良好的模拟電路設計理論基礎,熟悉CMOS工藝。 3.熟悉cadence,matlab工具,具備噪聲建模及分析經驗。 4.具備的優秀的debug分析能力,熟悉高速示波器。 |
模拟電路射頻芯片設計 | 工作内容: 1.根據規範設計射頻集成電路諸如LNA、Mixer、PA、PLL、VCO、AGC、DET等; 2.根據電路要求指導版圖工程師進行版圖設計; 3.獨立完成設計文檔和測試計劃; 4.芯片功能模塊和系統測試、性能評估和問題分析。 任職要求: 1.碩士及以上學曆,有3年以上射頻開發經驗;通信、電子、微波等相關專業; 2.熟悉硬件項目開發流程,熟悉各種射頻儀表使用,熟悉射頻各種參數指标;并具備獨立焊接能力; 3.能獨立設計,并對Layout工程師,仿真工程師,提出指導性意見; 4.熟悉數字電路時序分析,具有良好的模拟電路設計理論基礎,熟悉CMOS工藝; 5.熟悉cadence,matlab工具,具備噪聲建模及分析經驗; 6.主觀能動性好,責任心強,無不良嗜好。 |
數字電路後端 | 工作内容: 1.負責芯片項目從netlist到GDSII的後端物理實現,将NETLIST通過後端流程輸出GDSII文件; 2. 實施後端設計工作的PnR流程,包括Floorplan、Power、Place、CTS、Route等; 3. 完成IP相關的Custom Route以及封裝相關的BUMP Design and Routing; 4. 完成SOC項目的sta時序收斂和檢查; 5. 實施完成芯片sign-off的其它驗證工作,包括IR Drop、Formal、Low Power Check 、Physical Verification(DRC、LVS)等 。 任職要求: 1.學曆及專業;本科及以上,電子信息相關專業; 2. 擁有3~5年數字後端設計及實現經驗者優先; 3. 擁有低功耗項目設計經驗者優先; 4. 善于溝通,工作踏實,具有團隊合作精神。 |
數字電路驗證 | 工作内容: 1.負責數字模塊級和系統級rtl代碼的仿真與驗證; 2.負責驗證平台、驗證工具腳本和驗證用例的開發與維護; 3.協助模塊方案和系統方案的設計。 任職要求: 1.本科及以上學曆; 2.能熟練運用system verilog及uvm驗證方法學進行測試環境搭建以及芯片驗證; 3.了解verilog或者C語言; 4.有FPGA或者MCU驗證開發經驗優先; 5.具有缜密清晰的邏輯思維能力,具有深入細節的能力,有發現并解決問題的能力。 |
數字電路設計 | 工作内容: 1.按照系統方案的設計要求,承擔數字rtl代碼的設計工作; 2.優化代碼,配合驗證團隊完成代碼仿真驗證; 3.撰寫并管理系統設計文檔。 任職要求: 1.掌握數字前端設計開發流程,保證代碼規範性; 2.熟練掌握verilog, systemverilog等語言; 3.有MCU開發經驗,熟悉數字信号處理為佳; 4.學習能力強,解決問題能力強。 |
FAE | 工作内容: 1. 熟悉analog products: ADC/DAC/pll/amplifier etc, signal chain analog products; 2. 負責客戶技術支持,處理客戶在産品應用中遇到的技術問題,對問題進行定位、分析并迅速解決; 3. 協助客戶測試調試我司産品,優化産品在客戶平台上的性能使之達到客戶測試标準; 4. 與銷售部門部門合作, 溝通客戶進行産品介紹、技術方案推薦等工作; 5. 負責對代理商及客戶端的技術培訓,并跟蹤客戶項目進度; 6. 負責收集客戶需求信息,協助市場部門定位新産品研發方向。 任職要求: 1. 負責客戶技術支持,處理客戶在産品應用中遇到的技術問題,對問題進行定位、分析并迅速解決; 2. 協助客戶測試調試我司産品,優化産品在客戶平台上的性能使之達到客戶測試标準; 3. 與銷售部門部門合作,拜訪客戶進行産品介紹、技術方案推薦等工作; 4. 負責對客戶的技術培訓,并跟蹤客戶項目進度; 5. 熟練使用示波器、網分、功率計、頻譜儀等測試儀器,能熟練搭建各種測試環境; 6. 技術過硬,溝通專業,有服務意識,能承受工作壓力。 |
芯片銷售 | 工作内容: 1.負責SOC芯片銷售工作,從客戶需求挖掘到最終産品的簽單、回款,售後服務等。 2.負責新客戶的拓展,根據産品特點,有針對性地拓展新客戶。 3.負責挖掘客戶需求,從市場角度指導産品開發。 4.負責大客戶的需求和關系的維護。 任職要求: 1.本科學曆及以上。 2.對芯片銷售工作抱有學習與探索熱情。 3.學習能力強,工作積極主動、認真負責。 |